dc.contributor.advisor | Petković, Predrag | |
dc.contributor.other | Damnjanović, Milunka | |
dc.contributor.other | Jevtić, Milun | |
dc.contributor.other | Milovanović, Dragiša | |
dc.contributor.other | Živanović, Miloš | |
dc.creator | Jovanović, Borisav D. | |
dc.date.accessioned | 2017-01-30T12:21:39Z | |
dc.date.available | 2017-01-30T12:21:39Z | |
dc.date.available | 2020-07-03T16:02:09Z | |
dc.date.issued | 2016-03-03 | |
dc.identifier.uri | http://eteze.ni.ac.rs/application/showtheses?thesesId=4513 | |
dc.identifier.uri | https://nardus.mpn.gov.rs/handle/123456789/7455 | |
dc.identifier.uri | https://fedorani.ni.ac.rs/fedora/get/o:1242/bdef:Content/download | |
dc.identifier.uri | http://vbs.rs/scripts/cobiss?command=DISPLAY&base=70052&RID=533864854 | |
dc.description.abstract | Advanced methods for digital circuit design, based on modern nanoscale technologies,
are applied to a novel SoC microcontroller design with the industry standard 8051 instruction
set. The power consumption of the proposed IP cores and the effects of utilization of both
static and dynamic power minimization techniques will be examined using following process
technologies: CMOS 350 nm, 90 nm and 65 nm. The static power saving methodologies
which include shutting down any inactive digital block, reduction of supply voltage and
utilization of different standard cell libraries, allows for significant improvements in energy
efficiency. | en |
dc.format | application/pdf | |
dc.language | sr | |
dc.publisher | Универзитет у Нишу, Електронски факултет | sr |
dc.rights | openAccess | en |
dc.rights.uri | https://creativecommons.org/licenses/by/4.0/ | |
dc.source | Универзитет у Нишу | sr |
dc.subject | Dynamic and static dissipation power | sr |
dc.subject | statička i dinamička snaga disipacije CMOS kola | en |
dc.subject | tehnike za smanjenje snage | en |
dc.subject | mikrokontroler | en |
dc.subject | pouzdanost rada sistema | en |
dc.subject | IP blok | en |
dc.subject | low power techniques | sr |
dc.subject | microcontroller | sr |
dc.subject | faulttolerances | sr |
dc.subject | IP block | sr |
dc.title | Napredni metodi projektovanja digitalnih integrisanih kola u nanometarskim tehnologijama sa posebnim naglaskom na brzinu, statičku i dinamičku potrošnju | sr |
dc.type | doctoralThesis | en |
dc.rights.license | BY | |
dcterms.abstract | Петковић, Предраг; Дамњановић, Милунка; Јевтић, Милун; Миловановић, Драгиша; Живановић, Милош; Јовановић, Борисав Д.; Напредни методи пројектовања дигиталних интегрисаних кола у нанометарским технологијама са посебним нагласком на брзину, статичку и динамичку потрошњу; Напредни методи пројектовања дигиталних интегрисаних кола у нанометарским технологијама са посебним нагласком на брзину, статичку и динамичку потрошњу; | |
dc.identifier.fulltext | https://nardus.mpn.gov.rs/bitstream/id/52166/Disertacija7463.pdf | |
dc.identifier.fulltext | http://nardus.mpn.gov.rs/bitstream/id/52167/Jovanovic_Borisav_D.pdf | |
dc.identifier.fulltext | https://nardus.mpn.gov.rs/bitstream/id/52167/Jovanovic_Borisav_D.pdf | |
dc.identifier.fulltext | http://nardus.mpn.gov.rs/bitstream/id/52166/Disertacija7463.pdf | |
dc.identifier.rcub | https://hdl.handle.net/21.15107/rcub_nardus_7455 | |