Prikaz osnovnih podataka o disertaciji

Predlog za uštedu memorijskih resursa u algoritmu konačnih razlika u vremenskom domenu korišćenjem aritmetike u blokovskom pokretnom zarezu

dc.contributor.advisorKaštelan, Ivan
dc.contributor.otherTeslić, Nikola
dc.contributor.otherPopović, Miroslav
dc.contributor.otherPjevalica, Nebojša
dc.contributor.otherVranješ, Mario
dc.contributor.otherKaštelan, Ivan
dc.creatorPijetlović, Stefan
dc.date.accessioned2023-10-04T13:58:36Z
dc.date.available2023-10-04T13:58:36Z
dc.date.issued2023-08-28
dc.identifier.urihttps://www.cris.uns.ac.rs/DownloadFileServlet/Disertacija168482708274812.pdf?controlNumber=(BISIS)130166&fileName=168482708274812.pdf&id=21744&source=NaRDuS&language=srsr
dc.identifier.urihttps://www.cris.uns.ac.rs/record.jsf?recordId=130166&source=NaRDuS&language=srsr
dc.identifier.urihttps://www.cris.uns.ac.rs/DownloadFileServlet/IzvestajKomisije168482710012017.pdf?controlNumber=(BISIS)130166&fileName=168482710012017.pdf&id=21745&source=NaRDuS&language=srsr
dc.identifier.urihttps://nardus.mpn.gov.rs/handle/123456789/21740
dc.description.abstractДокторска теза анализира предлог за уштеду меморијских ресурса у меморијски интензвином алгоритму. Предмет истраживања је проналажење решења које би услед ефикаснијег руковања меморијом имало и мању потрошњу исте што би резултовало ефикаснијим системом и решењем. Резултат истраживања је симулација која потрвђује хипотезу, као и физичка имплементација која проверава исправност концепта.sr
dc.description.abstractDoktorska teza analizira predlog za uštedu memorijskih resursa u memorijski intenzvinom algoritmu. Predmet istraživanja je pronalaženje rešenja koje bi usled efikasnijeg rukovanja memorijom imalo i manju potrošnju iste što bi rezultovalo efikasnijim sistemom i rešenjem. Rezultat istraživanja je simulacija koja potrvđuje hipotezu, kao i fizička implementacija koja proverava ispravnost koncepta.sr
dc.description.abstractPhD thesis analyzes a proposal for improving memory bandwidth in a memory intense algorithm. The purpose of the study is to find a more effective and efficient solution which would use less memory for the same algorithm and thus have better performance. The result of the study is a simulation model which proves the hypothesis as well as a hardware implementation on an FPGA development board which acts as a proof of concept.en
dc.languagesr (cyrillic script)
dc.publisherУниверзитет у Новом Саду, Факултет техничких наукаsr
dc.rightsopenAccessen
dc.rights.urihttps://creativecommons.org/licenses/by-nc/4.0/
dc.sourceУниверзитет у Новом Садуsr
dc.subjectМеморијски интензивни проблемиsr
dc.subjectMemorijski intenzivni problemisr
dc.subjectMemory intense problemsen
dc.subjectBlock floating-point arithmeticen
dc.subjectFinite-Difference TimeDomain (FDTD)en
dc.subjectFPGAen
dc.subjectaritmetika u blokovskom pokretnom zarezusr
dc.subjectalgoritam konačnih razlika u vremenskom domenu (FDTD)sr
dc.subjectFPGAsr
dc.subjectаритметика у блоковском покретном зарезуsr
dc.subjectалгоритам коначних разлика у временском домену (FDTD)sr
dc.subjectFPGAsr
dc.titleПредлог за уштеду меморијских ресурса у алгоритму коначних разлика у временском домену коришћењем аритметике у блоковском покретном зарезуsr
dc.title.alternativePredlog za uštedu memorijskih resursa u algoritmu konačnih razlika u vremenskom domenu korišćenjem aritmetike u blokovskom pokretnom zarezusr
dc.title.alternativeImproving finite-difference time-domain memory bandwidth by using block floating-point arithmeticen
dc.typedoctoralThesissr
dc.rights.licenseBY-NC
dc.identifier.fulltexthttp://nardus.mpn.gov.rs/bitstream/id/153751/Izvestaj_komisije_14072.pdf
dc.identifier.fulltexthttp://nardus.mpn.gov.rs/bitstream/id/153750/Disertacija_14072.pdf
dc.identifier.rcubhttps://hdl.handle.net/21.15107/rcub_nardus_21740


Dokumenti za doktorsku disertaciju

Thumbnail
Thumbnail

Ova disertacija se pojavljuje u sledećim kolekcijama

Prikaz osnovnih podataka o disertaciji